Synopsys amplía su posición de liderazgo con la plataforma Continuum de verificación mejorada.
Aspectos destacados:
? La tecnología de carga inteligente de Verdi (implementada por la compilación unificada VCS) brinda 5 veces la velocidad de carga y seguimiento del diseño.
? VC Verification IP logra el doble de rendimiento de simulación a través de la tecnología de resolución unificada de restricciones VCS.
? La integración nativa de la aplicación y los certificados de VC Official Testbed Analyzer permite realizar evaluaciones y afirmaciones de calidad del banco de pruebas 10 veces más rápidas.
? La nueva IP de certificación de aceleración de VC, junto con la integración nativa de VCS y ZeBu, puede mejorar el rendimiento de la simulación de 10 a 100 veces.
Synopsys Technologies, Inc. (NASDAQ: SNPS) lanzó recientemente una nueva versión de su Verification Continuum? Platform, la nueva integración nativa de varias herramientas de verificación logra un rendimiento de verificación hasta cinco veces mayor. La plataforma Verification Continuum se basa en motores de alta velocidad desarrollados por Synopsys (incluidos ¿Virtualizador? ¿Prototipo virtual? ¿Telescopio? Verificación estática, VC? Verificación formal, VCS? Simulación de software, Zeb? ¿Simulación acelerada por hardware? Prototipo, Verdi? Depuración y VC Verify IP (VIP)). Los sistemas en chips (SoC) cada vez más complejos y las presiones sobre el contenido del software y el tiempo de comercialización han aumentado la necesidad de plataformas de verificación eficientes. La integración nativa nueva y mejorada de Verification Continuum mejora el rendimiento de todos los motores de verificación y acelera el tiempo de comercialización para diseños complejos de sistema en chip.
Avinash Mani, vicepresidente de ingeniería de Innovium, afirmó: "La versión de producción altamente innovadora de los chips de conmutación Ethernet TERALYNX® de Innovium para centros de datos puede alcanzar velocidades de 2 Mbit/s a 12,8 Mbit/s. Para lograr nuestras ambiciones Target, confiamos en el rendimiento líder de la industria de Syntex VCS y en el conjunto de pruebas de código fuente e IP certificado por VC para Ethernet para acelerar el plan de flujo de nuestros productos de conmutación líderes en el mercado".
Liang Bin , vicepresidente de marketing de Iluvatar "Para obtener una ventaja competitiva, necesitamos soluciones integrales para mejorar el proceso de verificación y acortar el tiempo de comercialización de las soluciones de inteligencia artificial (IA) de alto rendimiento. Aplicaciones de ruta de datos y control de formularios VC de Synopsys. , junto con la compilación nativa de VCS y la depuración unificada con Verdi, nos permiten encontrar código inactivo en minutos e inspeccionar MAC complejas de 128 x 128 en un día. Depuración de simulación: el nuevo Verdi proporciona tecnología de carga inteligente a través de la compilación unificada VCS, lo que aumenta 5 veces la velocidad de carga de los diseños de Verdi. Además, el multiproceso nativo mejorado reduce el consumo de recursos causado por la escritura de archivos en un 50 %. La nueva tecnología de alias de forma de onda dinámica reduce el tamaño de los archivos FSDB en un tercio.
? Verificación estática, simulación dinámica y depuración: la integración nativa de SpyGlass con la compilación unificada VCS permite que DesignWare? La lectura fluida de IP y el diseño de IP cifrado mejoran significativamente la usabilidad en comparación con la caja negra de IP anterior. Además, la integración de la interfaz de depuración unificada de Verdi y SpyGlass permite que todo el proceso de verificación proporcione una experiencia de usuario consistente durante la depuración.
? Verificación formal y verificación funcional: la nueva versión de VC Formal mejora el rendimiento dos veces mediante una optimización y combinación mejoradas del motor. ¿Solicitud y certificado del analizador de plataforma de prueba oficial de VC? La integración nativa de sistemas de verificación funcional permite evaluaciones y afirmaciones de calidad 10 veces más rápidas en plataformas de prueba. Esto se puede lograr mediante la inyección inteligente de fallas (verificación formal de propiedad).
? IP de verificación y simulación de software: la integración nativa de VCS y VC Verification IP puede duplicar la velocidad del rendimiento de la simulación. Esto se logra mediante el uso de tecnología UVM nativa y tecnología de resolución de restricciones líder en la industria para optimizar entre VCS y VC VIP.
? VIP acelerado, simulación de software y simulación acelerada de hardware: compilación unificada de plataformas de diseño y prueba, interfaces de baja latencia que admiten una combinación perfecta de comunicaciones a nivel de señal y de transacción, e integración nativa de VCS, ZeBu y VIP acelerado, lo que agiliza la simulación. que nunca antes La mejora es de 10 a 100 veces cuando solo se hace simulación.
Ajay Singh, vicepresidente senior de ingeniería de Silicon Verification Group de Synoptic Technology, dijo: "La plataforma continua de verificación de Synoptic Technology proporciona nuevas integraciones nativas basadas en herramientas de verificación de software y hardware líderes en la industria, lo que permite a los diseñadores acelerar la verificación. cierre Desde el lanzamiento de la plataforma, Synopsys ha invertido mucho en investigación y desarrollo de verificación para cumplir con nuestro compromiso de ayudar a los usuarios a reducir el tiempo de comercialización de diseños avanzados de sistema en chip."